512MB 64Mx64 DDR2 SDRAM NON
512MB 64Mx64 DDR2 SDRAM
NON-ECC UNBUFFERED Mini-DIMM 244-PIN
VL496T6553A-E7
VL496T6553A-E6
VL496T6553A-D5
(PC2-6400 @CL6)
(PC2-5300 @CL5)
(PC2-4200 @CL4)
FEATURES
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
•
244-pin, mini dual in-line memory module (Mini-DIMM)
VDD = VDDQ = 1.8V +/-0.1V
JEDEC standard 1.8V I/O (SSTL_18)
VDDSPD = 1.7V to 3.6V
Four internal component banks for concurrent operation
4-bit pre-fetch architecture
Differential data-strobe (DQS, DQS#) option
Differential clock inputs (CK, CK#)
DLL aligns DQ and DQS transition with CK
On-die termination (ODT)
Programmable CAS# latency:
6 (DDR2-800), 5 (DDR2-667), 4 (DDR2-533)
Programmable burst; length (4, 8)
Write latency = Read latency - 1 tCK
Adjustable data-output drive strength
Auto & self refresh, (8K/64ms refresh)
Serial presence detect (SPD) with EEPROM
Gold edge contacts
Lead-free, RoHS compliant
PIN CONFIGURATION
244-PIN DDR2 Mini-DIMM FRONT SIDE
244-PIN DDR2 Mini-DIMM BACK SIDE
Pin
Name
Pin
Name
Pin
Name
Pin
Name
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
VREF
VSS
DQ0
DQ1
VSS
DQS0#
DQS0
VSS
DQ2
DQ3
VSS
DQ8
DQ9
VSS
DQS1#
DQS1
VSS
RESET#
NC
VSS
DQ10
DQ11
VSS
DQ16
DQ17
VSS
DQS2#
DQS2
VSS
DQ18
DQ19
VSS
DQ24
DQ25
VSS
DQS3#
DQS3
VSS
DQ26
DQ27
VSS
NC
NC
VSS
NC
NC
VSS
NC
NC
VSS
NC
VDDQ
CKE0 *
VDD
NC/BA2
NC
VDDQ
A11
A7
VDD
A5
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
A4
VDDQ
A2
VDD
VSS
VSS
NC
VDD
A10/AP
BA0
VDD
WE#
VDDQ
CAS#
VDDQ
CS1# *
ODT1 *
VDDQ
NC
VSS
DQ32
DQ33
VSS
DQS4#
DQS4
VSS
DQ34
DQ35
VSS
DQ40
DQ41
VSS
DQS5#
DQS5
VSS
DQ42
DQ43
VSS
DQ48
DQ49
VSS
SA2
NC/TEST
VSS
DQS6#
DQS6
VSS
DQ50
DQ51
VSS
DQ56
DQ57
VSS
DQS7#
DQS7
VSS
DQ58
DQ59
VSS
SA0
SA1
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
VSS
DQ4
DQ5
VSS
DM0
NC
VSS
DQ6
DQ7
VSS
DQ12
DQ13
VSS
DM1
NC
VSS
NC
NC
VSS
DQ14
DQ15
VSS
DQ20
DQ21
VSS
DM2
NC
VSS
DQ22
DQ23
VSS
DQ28
DQ29
VSS
DM3
NC
VSS
DQ30
DQ31
VSS
NC
NC
VSS
NC
NC
VSS
NC
NC
VSS
NC
VDDQ
CKE1 *
VDD
NC/A15
A14 *
VDDQ
A12 *
A9
VDD
A8
A6
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
VDDQ
A3
A1
VDD
CK0
CK0#
VDD
A0
BA1
VDD
RAS#
VDDQ
CS0# *
VDDQ
ODT0 *
A13 *
VDD
NC
VSS
DQ36
DQ37
VSS
DM4
NC
VSS
DQ38
DQ39
VSS
DQ44
DQ45
VSS
DM5
NC
VSS
DQ46
DQ47
VSS
DQ52
DQ53
VSS
NC/CS2#
NC/CS3#
VSS
DM6
NC
VSS
DQ54
DQ55
VSS
DQ60
DQ61
VSS
DM7
NC
VSS
DQ62
DQ63
VSS
SDA
SCL
VDDSPD
NOTE:
Full specification is available upon request via email: [email protected]
* : Refer to memory configuration truth table on page 2 for the use of these pins.
NC: No Connection.
1
512MB 64Mx64 DDR2 SDRAM
NON-ECC UNBUFFERED Mini-DIMM 244-PIN
FUNCTIONAL BLOCK DIAGRAM
The block diagram is based on Printed Circuit Board design.
For different memory density or configuration, please refer to “MEMORY CONFIGURATION TRUTH TABLE”
CS0#
DM CS# DQS DQS#
DQ0
to
DQ7
10 ohms +/-5%
DQS4
DQS4#
DM4
DQS0
DQS0#
DM0
DQ0
to
DQ7
DQ32
to
DQ39
D0
BA0~BA1
BA0~BA1: SDRAMs D0~D7
A0~A13
A0~A13: SDRAMs D0~D7
DM CS# DQS DQS#
RAS#
DQ0
to
DQ7
CAS#
CAS#: SDRAMs D0~D7
WE#
WE#: SDRAMs D0~D7
D4
RAS#: SDRAMs D0~D7
CKE0
CKE0: SDRAMs D0~D7
ODT0
DM CS# DQS DQS#
DQ8
to
DQ15
DQ0
to
DQ7
DM CS# DQS DQS#
DQ40
to
DQ47
D1
DQS2
DQS2#
DM2
DQ0
to
DQ7
Notes:
1. Unless otherw ise noted, resistor values are 22 ohms +/-5%
D5
CK0
CK0#
DQ0
to
DQ7
DM CS# DQS DQS#
SCL
SA2
SA1
SA0
DM CS# DQS DQS#
DQ56
to
DQ63
D3
DQ0
to
DQ7
PCK7 -> No Connection
PCK7# -> No Connection
OE#
RESET#
-> CK: SDRAMs D0-D7
PCK0#, PCK4#-PCK6#, PCK9# -> CK#: SDRAMs D0-D7
D6
DQS7
DQS7#
DM7
DQ0
to
DQ7
PCK0, PCK4-PCK6, PCK9
P
L
L
DM CS# DQS DQS#
DQ48
to
DQ55
D2
DQS3
DQS3#
DM3
DQ24
to
DQ31
DQ0
to
DQ7
DQS6
DQS6#
DM6
DM CS# DQS DQS#
DQ16
to
DQ23
ODT0: SDRAMs D0~D7
3 ohms +/-5%
DQS5
DQS5#
DM5
DQS1
DQS1#
DM1
Vss
D7
SDA
Serial PD
VDDSPD
A2
A1
A0
WP
VDD/ VDDQ
Serial PD
D0-D7
VREF
D0-D7
VSS
D0-D7
MEMORY CONFIGURATION TRUTH TABLE
Signals Used
Density
Module
ranks
DRAM
Config.
DRAM
Count
DRAM
Package
CS0#
CS1#
CKE0
CKE1
ODT0
ODT1
A13
A14
512MB
1 rank
64Mx8
8
Monolithic
X
-
X
-
X
-
X
-
PACKAGE DIMENSION
FRONT VIEW
A
82.00 TYP
30.00
1.00 R (2X)
20.00
10.00
6.00 TYP
0.5 R
PIN 1
PIN 122
3.60
3.20
38.40 TYP
2.00 (2X)
1.00 +/- 0.10
3.20
33.60 TYP
40.90 TYP
2.30
78.00
BACK VIEW
MEMORY MODULE THICKNESS TABLE
Density
Dimension A
(mm)
512MB
3.10 (max)
4.00 +/- 0.10 (2X)
2.00 +/- 0.10 (2X)
1.80 (2X)
TYP
3.80 +/- 0.10
2.55 TYP
0.60
TYP
PIN 244
Document REV-1.0: Mar 05, 2010 - Product brief.
Copyright © 2010 Virtium Technology, Inc. All rights reserved.
1.0 +/- 0.10
0.45
TYP
PIN 123
0.25 MAX
1.00 (2X)
Note:
1. All dimension are in millimeters with tolerance +/- 0.15mm
unless otherwise specified.
2. The dimensional diagram is for reference only.
2
Was this manual useful for you? yes no
Thank you for your participation!

* Your assessment is very important for improving the work of artificial intelligence, which forms the content of this project

Download PDF

advertisement