ADI13091406

ADI13091406
低功耗、12.65 mW、2.3 V至
5.5 V可编程波形发生器
AD9833
产品特性
概述
数字可编程频率和相位
功耗:12.65 mW(3 V时)
输出频率范围:0 MHz至12.5 MHz
28位分辨率:0.1 Hz(25 MHz参考时钟)
正弦波/三角波/方波输出
2.3 V至5.5 V电源供电
无需外部元件
3线SPI接口
扩展温度范围:-40℃至+105℃
省电选项
10引脚MSOP封装
通过汽车应用认证
AD9833是一款低功耗、可编程波形发生器,能够产生正弦
应用
分,从而将功耗降至最低。例如,在产生时钟输出时,可
频率激励/波形发生
液体和气流测量
传感器应用:接近度、运动和缺陷检测
线路损耗/衰减
测试与医疗设备
扫描/时钟发生器
时域反射(TDR)应用
以关断DAC。
波、三角波和方波输出。各种类型的检测、信号激励和时
域反射(TDR)应用都需要波形发生器。输出频率和相位可
通过软件进行编程,调整简单。无需外部元件。频率寄存
器为28位:时钟速率为25 MHz时,可以实现0.1 Hz的分辨
率;而时钟速率为1 MHz时,则可以实现0.004 Hz的分辨率。
AD9833通过一个三线式串行接口写入数据。该串行接口能
够以最高40 MHz的时钟速率工作,并且与DSP和微控制器
标准兼容。该器件采用2.3 V至5.5 V电源供电。
AD9833具有省电功能。此功能允许关断器件中不用的部
AD9833采用10引脚MSOP封装。
功能框图
DGND
AGND
VDD
CAP/2.5V
ON-BOARD
REFERENCE
REGULATOR
MCLK
AVDD/
DVDD
FULL-SCALE
CONTROL
2.5V
FREQ0 REG
PHASE
ACCUMULATOR
(28-BIT)
MUX
FREQ1 REG
12
SIN
ROM
COMP
10-BIT DAC
MUX
MSB
PHASE0 REG
PHASE1 REG
MUX
DIVIDE
BY 2
R
200Ω
SERIAL INTERFACE
AND
CONTROL LOGIC
SCLK
AD9833
02704-001
FSYNC
VOUT
MUX
CONTROL REGISTER
SDATA
图1.
Rev. E
Document Feedback
Information furnished by Analog Devices is believed to be accurate and reliable. However, no
responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other
rights of third parties that may result from its use. Specifications subject to change without notice. No
license is granted by implication or otherwise under any patent or patent rights of Analog Devices.
Trademarks and registered trademarks are the property of their respective owners.
One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A.
Tel: 781.329.4700 ©2003–2012 Analog Devices, Inc. All rights reserved.
Technical Support
www.analog.com
ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供
的最新英文版数据手册。
AD9833
目录
特性....................................................................................................1
控制寄存器 ...............................................................................13
应用....................................................................................................1
频率和相位寄存器 ..................................................................15
概述....................................................................................................1
复位功能....................................................................................16
功能框图 ...........................................................................................1
休眠功能....................................................................................16
修订历史 ...........................................................................................2
VOUT引脚 ................................................................................16
技术规格 ...........................................................................................3
应用信息 .........................................................................................17
时序特性......................................................................................4
接地和布局 ...............................................................................17
绝对最大额定值..............................................................................5
与微处理器接口............................................................................20
ESD警告.......................................................................................5
AD9833与68HC11/68L11的接口 ..........................................20
引脚配置和功能描述 .....................................................................6
AD9833与80C51/80L51的接口 .............................................20
典型性能参数 ..................................................................................7
AD9833与DSP56002的接口...................................................20
术语..................................................................................................10
评估板 .............................................................................................21
工作原理 .........................................................................................11
系统演示平台 ...........................................................................21
电路描述 .........................................................................................12
AD9833与SPORT的接口........................................................21
数控振荡器和相位调制器 .....................................................12
评估套件....................................................................................21
Sin ROM.....................................................................................12
晶振与外部时钟.......................................................................21
数模转换器(DAC) ..................................................................12
电源 ............................................................................................21
稳压器 ........................................................................................12
评估板原理图 ...........................................................................22
功能描述 .........................................................................................13
评估板布局布线.......................................................................23
串行接口....................................................................................13
外形尺寸 .........................................................................................24
AD9833上电..............................................................................13
订购指南....................................................................................24
延迟时间....................................................................................13
汽车应用级产品.......................................................................24
修订历史
2012年9月—修订版D至修订版E
2010年9月—修订版B至修订版C
输入电流IINH/IINL从10 mA更改为10 µA......................................3
在数据手册标题和特性列表中将20 mW
更改为12.65 mW .............................................................................1
更改图6的标题和图7 .....................................................................7
2011年4月—修订版C至修订版D
更改图13 ...........................................................................................8
更改表9 ...........................................................................................15
删除“AD9833与ADSP-2101/ADSP-2103的接口”部分 ..........20
更改“评估板”部分 ........................................................................21
增加“系统演示平台”部分、“AD9833与SPORT的接口”
部分和“评估套件”部分................................................................21
更改“晶振与外部时钟”部分和“电源”部分 .............................21
增加图32和图33;图号重新排序 .............................................21
删除“原型设计区域”部分和图33 ..............................................22
增加“评估板原理图”部分、图34和图35 .................................22
删除表16 .........................................................................................23
增加“评估板布局布线”部分、图36、图37和图38................23
更改“订购指南”.............................................................................24
2010年6月—修订版A至修订版B
更改“特性”部分...............................................................................1
更改串行接口部分 .......................................................................13
更改“VOUT引脚”部分 ................................................................16
更改“接地和布局布线”部分.......................................................17
更新“外形尺寸”.............................................................................24
更改“订购指南”.............................................................................24
增加“汽车应用级产品”部分.......................................................24
2003年6月—修订版0至修订版A
更新“订购指南”...............................................................................4
Rev. E | Page 2 of 24
AD9833
技术规格
除非另有说明,VDD = 2.3 V至5.5 V,AGND = DGND = 0 V,TA = TMIN至TMAX,RSET = 6.8 kΩ(对于VOUT)。
表1 .
参数1
信号DAC规格
分辨率
更新速率
VOUT最大值
VOUT最小值
VOUT温度系数
直流精度
积分非线性
差分非线性
DDS规格(SFDR)
动态规格
信噪比(SNR)
总谐波失真(THD)
无杂散动态范围(SFDR)
宽带(0至奈奎斯特频率)
窄带(±200 kHz)
时钟馈通
唤醒时间
逻辑输入
输入高电压VINH
最小值
典型值
最大值
10
55
0.65
38
200
±1.0
±0.5
LSB
LSB
60
−66
dB
dBc
fMCLK = 25 MHz, fOUT = fMCLK/4096
fMCLK = 25 MHz, fOUT = fMCLK/4096
−60
−78
−60
1
dBc
dBc
dBc
ms
fMCLK = 25 MHz, fOUT = fMCLK/50
fMCLK = 25 MHz, fOUT = fMCLK/50
2.3 V至2.7 V电源供电
2.7 V至3.6 V电源供电
4.5 V至5.5 V电源供电
2.3 V至2.7 V电源供电
2.7 V至3.6 V电源供电
4.5 V至5.5 V电源供电
3
V
V
V
V
V
V
µA
pF
−56
1.7
2.0
2.8
0.5
0.7
0.8
10
输入电流IINH/IINL
输入电容CIN
电源
VDD
IDD
低功耗休眠模式
测试条件/注释
位
MSPS
V
mV
ppm/°C
25
输入低电压VINL
fMCLK = 25 MHz, fOUT = fMCLK/4096
2.3
5.5
5.5
4.5
0.5
V
mA
mA
与IDD码值相关;见图7
DAC关断,MCLK运行
工作温度范围为−40°C至+105°C;典型规格在25°C条件下测得。
100nF
10nF
CAP/2.5V
REGULATOR
VDD
COMP
12
SIN
ROM
10-BIT DAC
VOUT
20pF
AD9833
02704-002
1
单位
图2. 用于测试规格的测试电路
Rev. E | Page 3 of 24
AD9833
时序特性
除非另有说明,VDD = 2.3 V至5.5 V,AGND = DGND = 0 V。1
表2 .
参数
t1
t2
t3
t4
t5
t6
t7
t8 min
t8 max
t9
t10
t11
1
在TMIN至TMAX时的限值
40
16
16
25
10
10
5
10
t4 − 5
5
3
5
单位
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最大值)
ns(最小值)
ns(最小值)
ns(最小值)
描述
MCLK周期
MCLK高电平持续时间
MCLK低电平持续时间
SCLK周期
SCLK高电平持续时间
SCLK低电平持续时间
FSYNC到SCLK下降沿建立时间
FSYNC到SCLK保持时间
数据建立时间
数据保持时间
SCLK高电平到FSYNC下降沿建立时间
通过设计保证,但未经生产测试。
时序图
t1
t2
02704-003
MCLK
t3
图3. 主时钟
t5
t11
t4
SCLK
t7
t6
t8
FSYNC
SDATA
D15
D14
D2
t10
D1
图4. 串行时序
Rev. E | Page 4 of 24
D0
D15
D14
02704-004
t9
AD9833
绝对最大额定值
除非另有说明,TA = 25°C。
注意,超出上述绝对最大额定值可能会导致器件永久性损
表3 .
坏。这只是额定最值,并不能以这些条件或者在任何其它
参数
VDD 至 AGND
VDD 至 DGND
AGND 至 DGND
CAP/2.5V
数字I/O电压至DGND
模拟I/O电压至AGND
工作温度范围
工业(B级)
存储温度范围
最高结温
MSOP封装
θJA热阻
θJC热阻
引脚温度,焊接(10秒)
IR回流焊峰值温度
额定值
−0.3 V 至 +6 V
−0.3 V 至 +6 V
−0.3 V 至 +0.3 V
2.75 V
−0.3 V 至 VDD + 0.3 V
−0.3 V 至 VDD + 0.3 V
超出本技术规范操作章节中所示规格的条件下,推断器件
能否正常工作。长期在绝对最大额定值条件下工作会影响
器件的可靠性。
ESD警告
ESD(静电放电)敏感器件。
带电器件和电路板可能会在没有察觉的情况下放电。
尽管本产品具有专利或专有保护电路,但在遇到高能
−40°C 至 +105°C
−65°C 至 +150°C
150°C
量ESD时,器件可能会损坏。因此,应当采取适当的
ESD防范措施,以避免器件性能下降或功能丧失。
206°C/W
44°C/W
300°C
220°C
Rev. E | Page 5 of 24
AD9833
COMP 1
VDD 2
CAP/2.5V 3
DGND 4
10
VOUT
9
AGND
8
FSYNC
7
SCLK
6
SDATA
AD9833
TOP VIEW
(Not to Scale)
MCLK 5
02704-005
引脚配置和功能描述
图5. 引脚配置
表4. 引脚功能描述
引脚编号
1
2
名称
COMP
VDD
3
CAP/2.5V
4
5
DGND
MCLK
6
7
8
SDATA
SCLK
FSYNC
9
10
AGND
VOUT
描述
DAC偏置引脚。此引脚用于对DAC偏置电压进行去耦。
模拟和数字接口部分的正电源。片内2.5 V稳压器也采用VDD供电。VDD的值范围为2.3 V至5.5 V。
VDD和AGND之间应连接一个0.1 μF和一个10 μF去耦电容。
数字电路采用2.5 V电源供电。当VDD超过2.7 V时,此2.5 V利用片内稳压器从VDD产生。
该稳压器需要在CAP/2.5V至DGND之间连接一个典型值为100 nF的去耦电容。
如果VDD小于或等于2.7 V,则CAP/2.5V应与VDD直接相连。
数字地。
数字时钟输入。DDS输出频率是MCLK频率的一个分数,分数的分子是二进制数。
输出频率精度和相位噪声均由此时钟决定。
串行数据输入。16位串行数据字施加于此输入。
串行时钟输入。数据在SCLK的各下降沿逐个输入AD9833。
低电平有效控制输入。FSYNC是输入数据的帧同步信号。当FSYNC变为低电平时,
即告知内部逻辑,正在向器件中载入新数据字。
模拟地。
电压输出。AD9833的模拟和数字输出均通过此引脚提供。由于该器件片内有一个200 Ω电阻,
因此无需连接外部负载电阻。
Rev. E | Page 6 of 24
AD9833
典型性能参数
5.5
–40
TA = 25°C
VDD = 3V
TA = 25°C
–45
5.0
VDD = 5V
SFDR (dBc)
VDD = 3V
4.0
MCLK/7
–55
–60
3.5
0
5
10
15
MCLK FREQUENCY (MHz)
20
25
–70
5
7
9
图6. 典型功耗(IDD )与MCLK频率的关系(fOUT = MCLK/10)
6
0
VDD = 5V
VDD = 3V
–10
25
VDD = 3V
TA = 25°C
–30
SFDR (dB)
3
fMCLK = 10MHz
–40
fMCLK = 18MHz
fMCLK = 1MHz
–50
–60
2
–70
1
fMCLK = 25MHz
–80
1k
10k
100k
1M
fOUT (Hz)
10M
–90
0.001
02704-007
0
100
图7. 典型IDD 与fOUT 的关系(fMCLK = 25 MHz)
–60
0.1
fOUT/fMCLK
1
10
100
图10. 不同MCLK频率条件下宽带SFDR与fOUT /fMCLK 的关系
–40
VDD = 3V
TA = 25°C
–45
–70
–50
SNR (dB)
–65
–75
MCLK/7
MCLK/50
–60
–85
–65
10
15
MCLK FREQUENCY (MHz)
20
25
–70
02704-008
5
VDD = 3V
TA = 25°C
fOUT = MCLK/4096
–55
–80
0
0.01
02704-010
IDD (mA)
23
–20
4
SFDR (dBc)
21
图9. 宽带SFDR与MCLK频率的关系
5
–90
11
13
15
17
19
MCLK FREQUENCY (MHz)
02704-009
–65
02704-006
3.0
MCLK/50
1.0
5.0
10.0
MCLK FREQUENCY (MHz)
12.5
图11. SNR与MCLK频率的关系
图8. 窄带SFDR与MCLK频率的关系
Rev. E | Page 7 of 24
25.0
02704-011
IDD (mA)
–50
4.5
AD9833
1000
0
950
–10
–20
900
VDD = 2.3V
800
750
VDD = 5.5V
700
–40
–50
–60
650
–70
600
–80
550
–90
500
–40
25
TEMPERATURE (°C)
105
–100
0
RWB 1k
VWB 300
FREQUENCY (Hz)
5M
ST 50 SEC
02704-015
POWER (dB)
–30
02704-012
WAKE-UP TIME (µs)
850
图15. 功耗与频率的关系(fMCLK = 10 MHz,
fOUT = 1.43 MHz = fMCLK /7,频率字 = 0x2492492)
图12. 唤醒时间与温度的关系
0
1.250
–10
1.225
–20
UPPER RANGE
–30
POWER (dB)
VREF (V)
1.200
1.175
LOWER RANGE
1.150
–40
–50
–60
–70
–80
1.125
25
TEMPERATURE (°C)
105
–100
02704-013
0
–10
–10
–20
–20
–30
–30
–40
–40
POWER (dB)
0
–50
–60
–60
–70
–80
–80
–90
–90
0
RWB 100
VWB 30
FREQUENCY (Hz)
5M
ST 50 SEC
–50
–70
–100
VWB 300
FREQUENCY (Hz)
图16. 功耗与频率的关系(fMCLK = 10 MHz,
fOUT = 3.33 MHz = fMCLK /3,频率字 = 0x5555555)
100k
ST 100 SEC
–100
02704-014
POWER (dB)
图13. VREF 与温度的关系
0
RWB 1k
0
RWB 100
VWB 30
FREQUENCY (Hz)
100k
ST 100 SEC
图17. 功耗与频率的关系(fMCLK = 25 MHz,
fOUT = 6 kHz,频率字 = 0x000FBA9)
图14. 功耗与频率的关系(fMCLK = 10 MHz,
fOUT = 2.4 kHz,频率字 = 0x000FBA9)
Rev. E | Page 8 of 24
02704-017
1.100
–40
02704-016
–90
0
–10
–10
–20
–20
–30
–30
–40
–50
–60
–40
–50
–60
–70
–70
–80
–80
–90
–90
0
RWB 300
VWB 100
FREQUENCY (Hz)
1M
ST 100 SEC
–100
–10
–10
–20
–20
–30
–30
–40
–40
POWER (dB)
0
–50
–60
–80
–80
–90
–90
12.5M
ST 100 SEC
–100
图19. 功耗与频率的关系(fMCLK = 25 MHz,
fOUT = 600 kHz,频率字 = 0x0624DD3)
–10
–20
–30
–40
–50
–60
–70
–80
0
RWB 1k
VWB 300
FREQUENCY (Hz)
12.5M
ST 100 SEC
02704-020
–90
–100
0
RWB 1k
VWB 300
FREQUENCY (Hz)
12.5M
ST 100 SEC
图22. 功耗与频率的关系(fMCLK = 25 MHz,
fOUT = 8.333 MHz = fMCLK /3,频率字 = 0x5555555)
0
POWER (dB)
–60
–70
VWB 300
FREQUENCY (Hz)
12.5M
ST 100 SEC
–50
–70
02704-019
POWER (dB)
0
0
RWB 1k
VWB 300
FREQUENCY (Hz)
图21. 功耗与频率的关系(fMCLK = 25 MHz,
fOUT = 3.857 MHz = fMCLK /7,频率字 = 0x2492492)
图18. 功耗与频率的关系(fMCLK = 25 MHz,
fOUT = 60 kHz,频率字 = 0x009D495)
–100
0
RWB 1k
图20. 功耗与频率的关系(fMCLK = 25 MHz,
fOUT = 2.4 MHz,频率字 = 0x189374D)
Rev. E | Page 9 of 24
02704-022
–100
02704-021
POWER (dB)
0
02704-018
POWER (dB)
AD9833
AD9833
术语
积分非线性(INL)
总谐波失真(THD)
转换结果编码偏离通过其传递函数端点的直线的最大偏
THD指所有谐波均方根和与基波均方根值的比值。对于
差。传递函数端点是指,在零点位置比第一个编码的跃变
AD9833,THD定义为
点低0.5 LSB的点(000 … 00至000 … 01),以及在满刻度位置
比最后一个编码的跃变点高0.5 LSB的点(111 … 10到111 …
THD = 20 log
11)。误差用LSB表示。
差分非线性(DNL)
DNL指DAC中两个相邻码之间所测得变化值与理想的1
LSB变化值之间的差异。最大±1
LSB的额定DNL可确保单
V22 + V32 + V4 2 + V52 + V62
V1
其中:
V1是基波幅度的均方根值。
调性。
V2、V3、V4、V5及V6是二次到六次谐波幅度的均方根值。
输出顺从电压
信噪比(SNR)
输出顺从电压是指保证规格要求情况下可在DAC的输出端
SNR指输出信号测量结果的均方根值与奈奎斯特频率以下
产生的最大电压。当产生的电压大于输出顺从电压额定值
除谐波和直流外的所有其它频谱成分的均方根和之比,用
时,AD9833可能无法达到数据手册所述的额定性能。
分贝(dB)表示。
无杂散动态范围(SFDR)
时钟馈通
DDS器件的输出中不仅有目标频率,而且有基波频率的谐
从MCLK输入到模拟输出会出现一些馈通。时钟馈通是指
波和这些频率的镜像。SFDR与目标频段中存在的最大杂散
AD9833输出频谱中MCLK信号的幅度与基波频率之比。
或谐波相关。宽带SFDR指0 Hz至奈奎斯特带宽范围内的最
大杂散或谐波的幅度与基波频率的幅度之比。窄带SFDR指
±200 kHz带宽范围内最大杂散或谐波的幅度相对于基波频
率幅度的衰减程度。
Rev. E | Page 10 of 24
AD9833
工作原理
正弦波通常用其幅度来表示:a(t) = sin(ωt)。不过,这类正
已知正弦波的相位是线性的,如果给定参考时间间隔(时钟
弦波是非线性曲线,因此除非通过分段构建,否则不易生
周期),则可以确定该周期内的相位旋转情况。
成。另一方面,角度信息在本质上是线性的。也就是说,
每个单位时间内,相位角度会旋转固定角度。角速率取决
于信号频率,也即ω = 2πf。
0
求出f并用参考时钟频率替换参考周期(1/fMCLK = Δt)
f = ΔPhase × fMCLK∕2π
6π
4π
2π
AD9833根据这个简单公式来构建输出。一个简单的DDS芯
–1
片便可利用以下三大主要子电路来实现此公式:数控振荡器
2π
PHASE
4π
(NCO)和相位调制器、SIN ROM以及模数转换器(DAC)。
6π
02704-023
2p
求出ω,
ω = ΔPhase/Δt = 2πf
MAGNITUDE
+1
ΔPhase = ωΔt
0
“电路描述”部分将逐个介绍各个子电路。
图23. 正弦波
Rev. E | Page 11 of 24
AD9833
电路描述
AD9833是一个完全集成的直接数字频率合成(DDS)芯片。
SIN ROM
该芯片需要一个参考时钟、一个精密低电阻和多个去耦电
要使用NCO的输出,必须先将其从相位信息转换成正弦数
容,用数字方式产生高达12.5 MHz的正弦波。除产生这个RF
值。由于相位信息可以直接映射至幅度,因此SIN ROM可
信号之外,该芯片还完全能支持各种简单和复杂的调制方
以将数字相位信息用作查找表的地址并将相位信息转换成
案。这些调制方案完全在数字域内实现,使得可以使用
幅度。虽然NCO包含28位相位累加器,但NCO的输出会被
DSP技术精确而轻松地实现复杂的调制算法。
截断至12位。使用相位累加器的全分辨率不仅不切实际,
AD9833的 内 部 电 路 包 含 以 下 主 要 部 分 : 数 控 振 荡 器
(NCO)、频率和相位调制器、SIN ROM、DAC以及稳压器。
数控振荡器和相位调制器
也根本不必要,因为这要求查找表具有228个条目。只需具
有足够的相位分辨率,使得因截断而产生的误差小于10
位DAC的分辨率。这就要求SIN ROM的相位分辨率比10位
DAC高出两位。
该子电路由两个频率选择寄存器、一个相位累加器、两个
相位偏移寄存器和一个相位偏移加法器组成。NCO的主要
元件是一个28位相位累加器。连续时间信号的相位范围为
0至2π。在此数值范围之外,正弦函数以周期方式不断重
复。数字实现并无差别。累加器只是将相位数值范围扩大
至多位数字字。AD9833中的相位累加器利用28位来实现。
可使用控制寄存器的模式 bit(D1)来使能SIN ROM(参见表
15)。
数模转换器(DAC)
AD9833包含一个高阻抗、电流源10位DAC。该DAC从SIN
ROM收到数字字并将其转换成相应的模拟电压。
因此,在AD9833中,2π = 228。同样,ΔPhase项也会扩大至
该DAC配置为单端工作模式。由于该器件片内有一个200
此数值范围:
Ω电阻,因此无需连接外部负载电阻。该DAC会产生一个
输出电压,其典型值为0.6 V p-p。
0 < ΔPhase < 228 − 1
稳压器
替换这些数据后,之前的公式可简化为
VDD提供AD9833模拟部分和数字部分所需的电源。此电
f = ΔPhase × fMCLK∕228
源的值范围为2.3 V至5.5 V。
其中,0 < ΔPhase < 228 − 1。
相位累加器的输入可以从FREQ0寄存器或FREQ1寄存器进
行选择并由FSELECT bit控制。NCO本身会产生连续相位信
号,因此在频率之间切换时应避免出现任何输出不连续。
AD9833的内部数字部分采用2.5 V工作。片内稳压器会将
施加于VDD的电压下调至2.5 V。当AD9833器件VDD引脚处
施加的电压小于或等于2.7 V时,应将CAP/2.5V和VDD引
脚相连,从而旁路片内稳压器。
在NCO之后,可以使用12位相位寄存器添加一个相位偏移
来执行相位调制。这些相位寄存器之一的内容会添加到
NCO的最高有效位。AD9833具有两个相位寄存器;其分
辨率均为2π/4096。
Rev. E | Page 12 of 24
AD9833
功能描述
串行接口
AD9833具有一个标准三线式串行接口,并且与SPI、QSPI™、
MICROWIRE®、DSP接口标准兼容。
数据在串行时钟SCLK的控制下载入器件,16比特一个字。
这种操作的时序图见。
FSYNC输入是电平触发输入,用作帧同步和芯片使能。仅
当FSYNC处于低电平时,才可将数据传输至器件。要开始
串行数据传输,应将FSYNC拉低,并注意FSYNC至SCLK
下降沿建立时间t7的最小值。FSYNC变为低电平后,串行
数据即会在16个时钟脉冲的SCLK下降沿移入器件的输入移
位寄存器。可在SCLK的第16个下降沿后将FSYNC拉高,并
为了避免AD9833初始化时产生杂散DAC输出,reset bit应置
1,直至器件准备好开始产生输出。复位操作不会使相
位、频率或控制寄存器复位。这些寄存器包含无效数据,
因此应由用户将其设为已知值。然后,reset位应置0,以
开始产生输出。在reset位设置为0后的7或8个MCLK周期,
DAC输出端会出现数据。
延迟时间
延迟时间与AD9833中的每个异步写操作相关。如果所选频
率或相位寄存器中载入新数据字,那么模拟输出改变之前
会存在7或8个MCLK周期的延迟。延迟可能为7或8个周期,
具体取决于数据载入目标寄存器时MCLK上升沿的位置。
注意SCLK下降沿至FSYNC上升沿时间t8的最小值。或者,
控制寄存器
FSYNC可以在16倍数个SCLK脉冲期间保持低电平,然后在
AD9833包 含 一 个 16位 控 制 寄 存 器 , 让 用 户 可 以 配 置
数据传输结束时变为高电平。这样,在FSYNC保持低电平
AD9833的操作。mode位之外的所有控制位均在MCLK的
期间,可以连续流形式载入16位字;FSYNC仅在载入最后
内部下降沿采样。
一个字的第16个SCLK下降沿之后变为高电平。
表6介绍了控制寄存器的各个位。有关AD9833中不同功能
SCLK可以是连续的,也可以在写操作期间置于高电平或低
和各种输出选项的详细说明,请参见“频率和相位寄存器”
电平空闲状态。无论何种情况,当FSYNC变为低电平(t11)
部分。
时,SCLK都必须处于高电平。
要告知AD9833控制寄存器的内容将更新,D15和D14必须
有关如何对AD9833进行编程的示例,请参阅ADI公司网站
置0,如表5所示。
上的“AN-1070应用笔记”。
表5. 控制寄存器位
AD9833上电
图26中的流程图显示AD9833的运行程序。AD9833上电
D15
0
D14
0
D13
D0
控制位
时,器件应复位。这样可使相应的内部寄存器复位至0,
以提供中间电平的模拟输出。
SLEEP12
SLEEP1
RESET
AD9833
PHASE
ACCUMULATOR
(28-BIT)
SIN
ROM
(LOW POWER)
10-BIT DAC
0
MUX
1
MODE + OPBITEN
DIVIDE
BY 2
1
MUX
0
DIGITAL
OUTPUT
(ENABLE)
VOUT
DIV2
DB15 DB14
0
0
DB13 DB12
DB11
DB10
DB9 DB8
DB7
DB6
DB5
DB4 DB3 DB2 DB1 DB0
B28 HLB FSELECT PSELECT 0 RESET SLEEP1 SLEEP12 OPBITEN 0 DIV2
0 MODE 0
图24. 控制位功能
Rev. E | Page 13 of 24
02704-024
OPBITEN
AD9833
表6. 控制寄存器位功能描述
位
D13
姓名
B28
D12
HLB
D11
D10
D9
D8
D7
FSELECT
PSELECT
Reserved
Reset
SLEEP1
D6
SLEEP12
D5
OPBITEN
D4
D3
Reserved
DIV2
D2
D1
Reserved
Mode
D0
Reserved
功能
需要两个写操作,才能将一个完整字载入任一频率寄存器。B28 = 1可将一个完整字通过两次连续写入载入频率寄存器。
第一次写入包含频率字的14个LSB,下次写入则包含14个MSB。每个16位字的前两位都是定义将载入该字的频率寄存器,
因此对于两次连续写入是完全相同的。有关相应的地址,请参见表8。在两个字均已载入后,即会写入频率寄存器;
因此,该寄存器从不保存中间值。表9给出了一个完整28位写操作的示例。当B28 = 0时,28位频率寄存器用作两个14位
寄存器,其中一个包含14个MSB,另一个则包含14个LSB。这意味着,可单独更新频率字的14个MSB而不影响14个LSB,
反之亦然。要更新14个MSB或14个LSB,只需向相应的频率地址执行一次写入即可。控制位D12 (HLB)告知AD9833要更新
的位是14个MSB还是14个LSB
此控制位使用户可以连续载入频率寄存器的MSB或LSB而忽略余下的14位。如果无需完整的28位分辨率,这点将很
有用。HLB应与D13 (B28)一起使用。此控制位指示载入的14位是传输至所寻址频率寄存器的14个MSB还是14个LSB。
D13 (B28)必须设为0,以便能够单独地更改频率字的MSB和LSB。当D13 (B28) = 1时,此控制位会被忽略。HLB = 1
允许写入所寻址频率寄存器的14个MSB。HLB = 0允许写入所寻址频率寄存器的14个LSB。
FSELECT bit定义相位累加器中使用的是FREQ0寄存器还是FREQ1寄存器。
PSELECT bit定义是将PHASE0寄存器还是PHASE1寄存器的数据增加到相位累加器的输出。
此位应该清0。
Reset = 1时可将内部寄存器复位至0,对应于中间电平的模拟输出。Reset = 0时则禁用复位。此功能详见表13。
当SLEEP1 = 1时,内部MCLK时钟会被禁用,DAC输出则仍保持其预设值,因为NCO不再执行累加。
当SLEEP1 = 0时,MCLK使能。此功能详见表14。
SLEEP12 = 1关断片内DAC。当AD9833用于输出DAC数据的MSB时,这点很有用。
SLEEP12 = 0表示DAC处于活动状态。此功能详见表14。
此位应与D1(模式)一起使用,用于控制VOUT引脚处的输出。此功能详见表15。当OPBITEN = 1时,VOUT引脚
不再提供DAC的输出。相反,DAC数据的MSB(或MSB/2)与VOUT引脚相连。这作为粗调时钟源很有用。DIV2 bit
控制输出的是MSB还是MSB/2。当OPBITEN = 0时,DAC与VOUT相连。mode bit确定提供的是正弦还是斜坡输出。
该位必须清0。
DIV2应与D5 (OPBITEN)一起使用。此功能详见表15。当DIV2 = 1时,DAC的MSB被直接送至VOUT引脚。
当DIV2 = 0时,VOUT引脚处输出DAC的MSB/2。
该位必须清0。
此位应与OPBITEN (D5)一起使用。此位的功能是控制片内DAC与VOUT相连时VOUT引脚处的输出。
如果控制位OPBITEN = 1,此位应清0。此功能详见表15。当mode = 1时,SIN ROM被旁路,
因而得到来自DAC的三角波输出。当mode = 0时,SIN ROM用于将相位信息转换成幅度信息,
进而在输出端提供正弦信号。
该位必须清0。
Rev. E | Page 14 of 24
AD9833
频率和相位寄存器
表9. 将0xFFFC000写入FREQ0寄存器
AD9833包含两个频率寄存器和两个相位寄存器,具体如表
SDATA输入
0010 0000 0000 0000
7所述。
表7. 频率和相位寄存器
0100 0000 0000 0000
寄存器
FREQ0
尺寸
28 bits
0111 1111 1111 1111
FREQ1
28 bits
PHASE0
12 bits
PHASE1
12 bits
描述
频率寄存器0。当FSELECT bit = 0时,
此寄存器将输出频率定义为MCLK
频率的一部分。
频率寄存器1。当FSELECT bit = 1时,
此寄存器将输出频率定义为MCLK
频率的一部分。
相位偏移寄存器0。当PSELECT bit = 0时,
此寄存器的内容会增加到相位累加器的
输出。
相位偏移寄存器1。当PSELECT bit = 1时,
此寄存器的内容会增加到相位累加器的
输出。
输入字结果
控制字写入(D15, D14 = 00),
B28 (D13) = 1,HLB (D12) = X
FREQ0寄存器写入(D15, D14 = 01),
14个LSB = 0x0000
FREQ0寄存器写入(D15, D14 = 01),
14个MSB = 0x3FFF
在某些应用中,用户无需更新频率寄存器的全部28个位。
在粗调情况下,只需更新14个MSB,而在精调情况下,则
只需更新14个LSB。通过将B28 (D13)控制位清0时,28位频
率寄存器用作两个14位寄存器,其中一个包含14个MSB,
另一个则包含14个LSB。这意味着,可单独更新频率字的
14个MSB而不影响14个LSB,反之亦然。控制寄存器中的
Bit HLB (D12)确定要更新的具体14个位。相关示例如表10
和表11所示。
AD9833的模拟输出为:
表10. 将0x3FFF写入FREQ1寄存器的14个LSB
fMCLK/2 × FREQREG
28
其中,FREQREG是载入所选频率寄存器的值。此信号会
SDATA输入
0000 0000 0000 0000
1011 1111 1111 1111
经过如下相位偏移处理:
2π/4096 × PHASEREG
输入字结果
控制字写入(D15, D14 = 00),
B28 (D13) = 0;HLB (D12) = 0,即LSB
FREQ1 REG写入(D15, D14 = 10),
14个LSB = 0x3FFF
其中,PHASEREG是所选相位寄存器中包含的值。必须考
表11. 将0x00FF写入FREQ0寄存器的14个MSB
虑所选输出频率和参考时钟频率之间的关系,以免产生不
良的输出异常。
SDATA输入
0001 0000 0000 0000
图28中的流程图显示写入AD9833的频率和相位寄存器的
0100 0000 1111 1111
程序。
输入字结果
控制字写入(D15, D14 = 00),
B28 (D13) = 0,HLB (D12) = 1,即MSB
FREQ0 REG写入(D15, D14 = 01),
14个MSB = 0x00FF
写入频率寄存器
写入相位寄存器
写入频率寄存器时,Bit D15和Bit D14设置频率寄存器的
写入相位寄存器时,Bit D15和Bit D14设置为11。Bit D13确
地址。
定将载入的相位寄存器。
表8. 频率寄存器位
表12. 相位寄存器位
D15
0
1
D14
1
0
D13
MSB 14 FREQ0 REG bits
MSB 14 FREQ1 REG bits
D0
LSB
LSB
D15
1
1
如果用户希望更改某个频率寄存器的全部内容,则必须向
同一地址执行两次连续写入,因为频率寄存器是28位宽。
第一次写入包含14个LSB,第二次写入则包含14个MSB。
对于此工作模式,B28(D13)控制位应置1。表9给出了一个
28位写操作的示例。
Rev. E | Page 15 of 24
D14
1
1
D13
0
1
D12
X
X
D11
MSB 12 PHASE0 bits
MSB 12 PHASE1 bits
D0
LSB
LSB
AD9833
复位功能
VOUT引脚
复位功能可使相应的内部寄存器复位至0,以提供中间电
AD9833可从芯片提供各种输出,所有这些输出均通过
平的模拟输出。复位操作不会使相位、频率或控制寄存器
VOUT引脚提供。输出选项包括DAC数据的MSB、正弦波
复位。AD9833上电时,器件应复位。要使AD9833复位,
输出或三角波输出。
应将reset bit置1。要使器件退出复位,应将该位清0。在reset
置0后的8个MCLK周期内,DAC输出端会出现信号。
AD9833将提供的输出。
表13. 应用复位功能
Reset Bit
0
1
控 制 寄 存 器 的 OPBITEN(D5)和 mode(D1)bits用 于 决 定
DAC数据的MSB
结果
不应用复位
内置寄存器复位
AD9833可以输出DAC数据的MSB。通过将OPBITEN(D5)
控制位置1,可通过VOUT引脚输出DAC数据的MSB。这作
为粗调时钟源很有用。此方波还可以在输出之前进行2分
SLEEP功能
频。控制寄存器的DIV2 (D3) bit控制VOUT引脚提供的此
可关断AD9833中不使用的部分,以将功耗降至最低。这可
输出的频率。
以通过休眠功能的来实现。可关断的芯片部分是内部时钟
和DAC。表14列出了休眠功能所需的bits。
SIN ROM用于将来自频率和相位寄存器的相位信息转换成
表14. 应用休眠功能
SLEEP1位
0
0
1
1
SLEEP12位
0
1
0
1
正弦波输出
幅度信息,从而在输出端产生正弦波信号。要通过VOUT
结果
引脚提供正弦波输出,应将mode (D1) bit清0并将OPBITEN
不掉电
(D5) bit清0。
DAC关断
内部时钟禁用
DAC关断且内部时钟禁用
三角波输出
可以旁路SIN
ROM,使得NCO的截断数字输出被发送至
DAC关断
DAC。这种情况下,输出不再是正弦波。DAC将产生10位
当AD9833仅用于输出DAC数据的MSB时,这点很有用。
线性三角函数。要通过VOUT引脚提供三角波输出,应将
这种情况下,无需DAC;因此,可以关断该部分,以降低
mode (D1) bit置1。
功耗。
请注意,使用此引脚时,SLEEP12 bit必须清0(即DAC使能)。
内部时钟禁用
表15. VOUT引脚的输出
当AD9833的内部时钟被禁用时,DAC输出则仍保持其预
OPBITEN位
0
0
1
1
1
设值,因为NCO不再执行累加。当SLEEP1控制位处于有效
时,可以向器件写入新的频率、相位和控制字。同步时钟
仍然有效,也就是说还可以使用控制位来更改所选频率和
相位寄存器。将SLEEP1 bit清0即可使能MCLK。SLEEP1有效
期间对寄存器进行的任何更改都会在经过延迟时间后出现
1
Mode Bit
0
1
0
0
1
DIV2位
X1
X1
0
1
X1
X = 无关位。
在输出端
VOUT MIN
2π
图25. 三角波输出
Rev. E | Page 16 of 24
4π
6π
02704-025
VOUT MAX
VOUT引脚
正弦波
三角波
DAC数据MSB/2
DAC数据MSB
保留
AD9833
应用信息
由于可提供多种输出选项,因此AD9833可配置用于各种不
一般应尽量少采用蚀刻技术。数字地层和模拟地层应单点
同的应用。
连接。如果只有AD9833要求AGND连至DGND,那么接地
AD9833适合的领域之一为调制应用。该器件可用于执行简
层应连接到AD9833的AGND和DGND引脚。如果AD9833
单调制,如FSK。也可以使用AD9833来实现GMSK和QPSK
系统内有多个器件要求AGND连至DGND,仍应坚持单点接
地,把接地点放置在尽可能靠近AD9833的一个星型接地点。
等更为复杂的调制方案。
在FSK应用中,AD9833的两个频率寄存器会载入不同的
值。其中一个频率代表空号频率,而另一个则代表传号频
率。借助AD9833控制寄存器的FSELECT bit,用户可以在这
两个值之间调制载波频率。
AD9833具有两个相位寄存器,这使得该器件可以执行
PSK。借助相移键控功能,可以对载波频率进行相位偏移,
即将相位改变一定的量,具体与输入调制器的位流相关。
AD9833还适合信号发生器应用。由于可通过VOUT引脚输
应避免在器件下方布设数字线路,否则会将噪声耦合至芯
片。应允许模拟接地层布设在AD9833下方,以避免噪声耦
合。AD9833的电源线路应采用尽可能宽的走线,以提供低
阻抗路径,并减小电源线路上的毛刺噪声效应。时钟等快
速开关信号应利用数字地屏蔽起来,以免向电路板的其它
部分辐射噪声。
避免数字信号与模拟信号交叠。电路板相对两侧上的走线
应当彼此垂直,这样做有助于减小电路板上的馈通效应。
微带线技术在目前看来是最佳选择,但这种技术对于双面
出DAC数据的MSB,因此该器件可用于产生方波。
电路板未必总是可行。采用这种技术时,电路板的元件侧
由于功耗较低,该器件适合在应用中用作本振。
专用于接地层,信号走线则布设在另一侧。
接地和布局布线
良好的去耦很重要。AD9833的电源应使用0.1 μF陶瓷电容与
AD9833所在的印刷电路板(PCB)应采用模拟部分与数字部
10 μF钽电容并联进行旁路。为使这些去耦电容发挥其最佳
分分离设计,并限制在电路板的一定区域内。这样便于使
性能,应将其尽可能靠近器件,最好将其紧贴器件。
用接地层并让它们易于被分割。为实现最佳屏蔽,接地层
Rev. E | Page 17 of 24
AD9833
DATA WRITE
(SEE FIGURE 28)
SELECT DATA
SOURCES
WAIT 7/8 MCLK
CYCLES
INITIALIZATION
(SEE FIGURE 27 BELOW)
DAC OUTPUT
VOUT = VREF × 18 × RLOAD / RSET × (1 + (SIN (2π (FREQREG × fMCLK × t/228 + PHASEREG / 212))))
CHANGE PHASE?
YES
CHANGE
PSELECT?
NO
YES
CHANGE
FSELECT?
CHANGE PHASE
REGISTER?
CHANGE FREQUENCY?
YES
NO
CHANGE FREQUENCY
REGISTER?
YES
CONTROL REGISTER
WRITE
(SEE TABLE 6)
YES
CHANGE DAC OUTPUT
FROM SIN TO RAMP?
NO
CHANGE OUTPUT TO
A DIGITAL SIGNAL?
02704-026
NO
YES
NO
NO
图26. AD9833初始化和工作流程图
INITIALIZATION
APPLY RESET
(CONTROL REGISTER WRITE)
RESET = 1
WRITE TO FREQUENCY AND PHASE REGISTERS
FREQ0 REG = fOUT0/fMCLK × 228
FREQ1 REG = fOUT1/fMCLK × 228
PHASE0 AND PHASE1 REG = (PHASESHIFT × 212)/2π
(SEE FIGURE 28)
SET RESET = 0
SELECT FREQUENCY REGISTERS
SELECT PHASE REGISTERS
(CONTROL REGISTER WRITE)
RESET BIT = 0
FSELECT = SELECTED FREQUENCY REGISTER
PSELECT = SELECTED PHASE REGISTER
图27. 初始化流程图
Rev. E | Page 18 of 24
02704-027
YES
YES
AD9833
DATA WRITE
WRITE A FULL 28-BIT WORD
TO A FREQUENCY REGISTER?
YES
(CONTROL REGISTER WRITE)
B28 (D13) = 1
NO
WRITE 14MSBs OR LSBs
TO A FREQUENCY REGISTER?
NO
WRITE TO PHASE
REGISTER?
YES
YES
(CONTROL REGISTER WRITE)
B28 (D13) = 0
HLB (D12) = 0/1
(16-BIT WRITE)
YES
WRITE A 16-BIT WORD
(SEE TABLE 9 FOR EXAMPLE)
(SEE TABLE 10 AND TABLE 11
FOR EXAMPLES)
WRITE ANOTHER FULL
28-BIT WORD TO A
FREQUENCY REGISTER?
WRITE 14MSBs OR LSBs
TO A
FREQUENCY REGISTER?
NO
NO
图28. 数据写入流程图
Rev. E | Page 19 of 24
YES
WRITE TO ANOTHER
PHASE REGISTER?
NO
YES
02704-028
WRITE TWO CONSECUTIVE
16-BIT WORDS
D15, D14 = 11
D13 = 0/1 (CHOOSE THE
PHASE REGISTER)
D12 = X
D11 ... D0 = PHASE DATA
AD9833
与微处理器接口
AD9833具有一个标准串行接口,使得该器件可以直接与数
AD9833与80C51/80L51的接口
个微处理器接口。该器件采用外部串行时钟来向器件中写
图30显示AD9833与80C51/80L51微控制器之间的串行接
入数据或控制信息。串行时钟的最大频率为40 MHz。串行
口。微控制器在模式0下工作,使得80C51/80L51的TxD驱
时钟可以是连续的,也可以在写操作期间置于高电平或低
动AD9833的SCLK,RxD驱动串行数据线SDATA。FSYNC
电 平 空 闲 状 态 。 向 AD9833写 入 数 据 或 控 制 信 息 时 ,
信号从端口上的位可编程引脚(图30中的P3.3)获得。
FSYNC应处于低电平并保持低电平,直到数据的16个位均
已写入AD9833为止。FSYNC信号以帧方式传输要载入
AD9833的16位信息。
向AD9833发送数据时,P3.3被拉低。80C51/80L51以8位字
节传送数据,因此每个周期中只有8个SCLK下降沿。要向
AD9833中载入剩余的8个位,P3.3应在第一批8个位传输完
AD9833与68HC11/68L11的接口
成后保持低电平,同时启动第二次写操作来传输数据的第
图29显示AD9833与68HC11/68L11微控制器之间的串行接
二个字节。第二次写操作结束后P3.3被拉高。SCLK应在两
口。通过将SPCR中的MSTR位置1,可将微控制器配置为
次写操作之间处于高电平空闲状态。
主机。此设置在SCK上提供一个串行时钟;MOSI输出负责
80C51/80L51以LSB优先格式输出串行数据。AD9833首先接
驱动串行数据线SDATA。由于微控制器没有专用帧同步引
脚,因此FSYNC信号从端口线(PC7)获得。该接口正确工
作的设置条件如下:
收MSB(写入目标寄存器时,4个MSB为控制信息,接下来
的 4 个 位 为 地 址 , 而 8 个 LSB则 包 含 数 据 ) 。 因 此 ,
80C51/80L51的发送程序必须考虑到这点并重新排列位顺
•
SCK在写操作之间处于高电平空闲状态(CPOL = 0)
•
数据在SCK下降沿有效(CPHA = 1)
序,使得首先输出MSB。
80C51/80L51
向 AD9833发 送 数 据 时 , FSYN线 被 拉 低 (PC7)。 来 自
68HC11/68L11的串行数据以8位字节进行传送,即在每个
发送周期中,仅出现在8个时钟下降沿。数据以MSB优先
AD9833
P3.3
FSYNC
RxD
SDATA
TxD
SCLK
02704-031
方式发送。要将数据载入AD9833,PC7应在前8个位传输
完成后保持低电平,同时对AD9833执行第二次串行写操
作。只有第二批8个位传输完成后,才应将FSYNC再次拉高。
68HC11/68L11
图30. 80C51/80L51与AD9833的接口
AD9833与DSP56002的接口
AD9833
图31显示AD9833与DSP56002之间的接口。DSP56002配置
FSYNC
SDATA
= 1, SCKD = 1)。帧同步引脚在内部产生(SC2 = 1),传输为
SCLK
02704-030
SCK
为正常异步工作模式,并采用内部选通时钟(SYN = 0, GCK
图29. 68HC11/68L11与AD9833的接口
16位宽(WL1 = 1, WL0 = 0),且帧同步信号以帧方式传输16
位信息(FSL = 0)。帧同步信息通过SC2引脚提供,在施加于
AD9833之前必须进行反转。与DSP56000/DSP56001的接口
类似于与DSP56002的接口。
DSP56002
AD9833
SC2
FSYNC
STD
SDATA
SCK
SCLK
02704-032
PC7
MOSI
图31. DSP56002与AD9833的接口
Rev. E | Page 20 of 24
AD9833
评估板
利用AD9833评估板,设计人员可以毫不费力地评估高性能
有关评估软件的更多信息,请参阅软件光盘和AD9833产品
AD9833 DDS调制器。
页面。
系统演示平台
系统演示平台(SDP)是用于与产品评估板搭配使用的硬件
和软件评估工具。SDP板基于Blackfin® ADSP-BF527处理器
制成,通过一个USB 2.0高速端口与PC相连。欲了解有关SDP
板的更多信息,请参见SDP板产品页面。
注意,SDP板与AD9833评估板分开出售。
AD9833与SPORT的接口
ADI公 司 的 SDP板 配 有 SPORT串 行 端 口 , 可 用 于 控 制
AD9833的串行输入。连接如图32所示。
SPORT_DTO
FSYNC
SCLK
SDATA
ADSP-BF527
图33. AD9833评估软件界面
02704-034
SPORT_TFS
SPORT_TSCLK
02704-035
AD9833
晶振与外部时钟
AD9833可采用最高25 MHz的主时钟工作。评估板上含有一
图32. SDP与AD9833的接口
个25 MHz振荡器。用户可以移除此振荡器;如果需要,可
评估套件
以将一个外部CMOS时钟连接到该器件。通用振荡器选项
DDS评估套件包括一片搭载相关元件并经过测试的AD9833
包括以下几个:
印刷电路板(PCB)。评估板原理图见图34和图35。
•
AEL 301系列振荡器,AEL Crystals
借助评估套件中提供的软件,用户可以轻松对AD9833进行
•
SG-310SCN振荡器,Epson Electronics
Windows®软件(包括Windows 7)且兼容IBM的PC上运行。
电源
编 程 ( 见 图 33) 。 评 估 软 件 可 在 任 何 装 有 Microsoft ®
该软件兼容32位和64位操作系统。
可从USB连接器或通过外部引脚连接给AD9833评估板供电。
供电的电源线和接地线应双绞在一起,以减少接地环路。
Rev. E | Page 21 of 24
AD9833
02704-036
评估板原理图
02704-037
图34. 评估板原理图
图35. SDP连接器原理图
Rev. E | Page 22 of 24
AD9833
02704-038
02704-040
评估板布局
图38. AD9833评估板焊接侧
02704-039
图36. AD9833评估板器件侧
图37. AD9833评估板丝印图
Rev. E | Page 23 of 24
AD9833
外形尺寸
3.10
3.00
2.90
3.10
3.00
2.90
10
5.15
4.90
4.65
6
1
5
PIN 1
IDENTIFIER
0.50 BSC
15° MAX
1.10 MAX
0.15
0.05
COPLANARITY
0.10
0.30
0.15
6°
0°
0.23
0.13
COMPLIANT TO JEDEC STANDARDS MO-187-BA
0.70
0.55
0.40
091709-A
0.95
0.85
0.75
图39. 10引脚超小型MSOP封装
(RM-10)
图示尺寸单位:mm
订购指南
型号1, 2, 3
AD9833BRM
AD9833BRM-REEL
AD9833BRM-REEL7
AD9833BRMZ
AD9833BRMZ-REEL
AD9833BRMZ-REEL7
AD9833WBRMZ-REEL
EVAL-AD9833SDZ
温度范围
−40°C 至 +105°C
−40°C 至 +105°C
−40°C 至 +105°C
−40°C 至 +105°C
−40°C 至 +105°C
−40°C 至 +105°C
−40°C 至 +105°C
封装描述
10引脚 MSOP
10引脚 MSOP
10引脚 MSOP
10引脚 MSOP
10引脚 MSOP
10引脚 MSOP
10引脚 MSOP
评估板
封装选项
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
RM-10
标识
DJB
DJB
DJB
D68
D68
D68
D68
Z = 符合RoHS标准的器件。
W = 通过汽车应用认证。
3
AD9833的评估板需要系统演示平台(SDP)板,该板需要另外购买。
1
2
汽车应用级产品
AD9833WBRMZ-REEL生产工艺受到严格控制,以提供满足汽车应用的质量和可靠性要求。请注意,车用型号的技术规格可
能不同于商用型号;因此,设计人员应仔细阅读本数据手册的“技术规格”部分。只有显示为汽车应用级的产品才能用于汽车
应用。欲了解特定产品的订购信息并获得这些型号的汽车可靠性报告,请联系当地ADI客户代表。
©2003–2012 Analog Devices, Inc. All rights reserved. Trademarks and
registered trademarks are the property of their respective owners.
D02704sc -0-9/12(E)
Rev. E | Page 24 of 24
Was this manual useful for you? yes no
Thank you for your participation!

* Your assessment is very important for improving the work of artificial intelligence, which forms the content of this project

Download PDF

advertisement

Languages